CPLD/Pollin: Unterschied zwischen den Versionen
< CPLD
Tw (Diskussion | Beiträge) (→Projekte mit dem Board) |
Tw (Diskussion | Beiträge) (→Projekte mit dem Board) |
||
| Zeile 24: | Zeile 24: | ||
* [https://www.mikrocontroller.net/topic/132506 Logic Analyzer (simpel)] | * [https://www.mikrocontroller.net/topic/132506 Logic Analyzer (simpel)] | ||
| − | * [https://www.mikrocontroller.net/topic/156256 Logic Analyzer (advanced) | + | * [https://www.mikrocontroller.net/topic/156256 Logic Analyzer (advanced)] |
* [http://www.web-roland-nickel.de/index_cpld.html Uhr mit CPLD] | * [http://www.web-roland-nickel.de/index_cpld.html Uhr mit CPLD] | ||
Aktuelle Version vom 14. Oktober 2019, 10:20 Uhr
Pollin CPLD Board
Das Pollin CPLD Board verbaut einen leistungsfähigen CPDL der Firma Xilinx und dazu ein SRAM mit 128KB. Da dieser CPLD noch 5V tolerante IO hat, bietet sich dieses Board dafür an, Erweiterungen für Retro Computer zu entwickeln.
Specifications
- CPLD XilinxXC95144XL TQFP100 (144 Makrozellen, 81 IO, 3,3 V Versorgung)
- SRAM 128k
- Serielle Schnittstelle
- Vier Taster
- Acht Leuchtdioden
- 40poliger Externsteckverbinder für 39 Signale
- Taktgenerator (Quarz) 16 MHz
- Programmierung über Parallelport
- Interne Versorgungspannungen 3,3 und 5 V
- Betriebsspannung 9 V, ca. 400 mA
Projekte mit dem Board
=== WEB Links ===
- Manual CPLD-Evaluation-Board - der Firma Pollin (Xilinx 95144, 128x8 kB SRAM)
- Kurzbeschreibung CPLD-Evaluation-Board - der Firma Pollin (Xilinx 95144, 128x8 kB SRAM)