FPGA/AX-309: Unterschied zwischen den Versionen
< FPGA
Tw (Diskussion | Beiträge) (→ALINX AX-309 Board) |
Tw (Diskussion | Beiträge) |
||
| Zeile 57: | Zeile 57: | ||
=== Dokumentation === | === Dokumentation === | ||
| − | * [[Media: | + | * [[Media:XL002-Schematic.pdf|XL002 Schematic]] |
| − | * [[Media: | + | * [[Media:MT41J128M16JT-125K.pdf|Datenblatt DDR3 SDRAM (MT41J128M16JT)]] |
<br /> | <br /> | ||
Version vom 24. September 2019, 11:09 Uhr
Inhaltsverzeichnis
ALINX AX-309 Board
Dieses preisgünstige FPGA Entwicklerboard bietet eine umfangreiche Hardware und ist sehr flexibel einsetzbar. Als FPGA dient ein XILINX Spartan-6 (XC6SLX9). Zusätzlich sind auf diesem Board folgende Ressourcen vorhanden: ein SDRAM mit 256 Mb, ein 16 Mb FLASH, ein 4Kb EEPROM, einen SD Slot, ein Echtzeit Uhrenchip, ein USB zu UART interface, ein USB2.0 interface und 4 Taster. Der FPGA hat 68 freie IO Pins die frei benutzbar sind.
Spezifikation
- FPGA chip: XC6SLX9
- Clock: 50 MHz
- SDRAM: 256 Mbit
- Flash: 16 Mbit
- 68 unabhängige IO
- VGA Interface
- Maße: 90 * 130 mm
An den Schnittstellen können Erweiterungsmodule angesteckt werden.
Optionale Schnittstellen
- Highspeed Audio Karte
- ADC-DAC Karte
- LCD Schirm
Board Ressourcen
- FPGA: XILINX Spartan-6
- SDRAM (256 Mbit)
- FLASH Speicher (16 MB)
- USB Serial Chip (CP2101)
- USB Power und Serial Interface
- Stromanschluss
- JTAG Interface
- Kamera Interface
- VGA Interface
- SD Slot
- RTC - Echtzeit Uhr (DS1302)
- Taster: 1 Reset, 1 Config, 4 User
- 6 stellige 7-Segment Anzeige
- EEPROM (24LC04)
- 4 x LED
- 50 MHz Quarz
- Summer
- Power Chip
- 40 Pin IO Interface
- 40 Pin IO Interface
Dokumentation